检索规则说明:AND代表“并且”;OR代表“或者”;NOT代表“不包含”;(注意必须大写,运算符两边需空一格)
检 索 范 例 :范例一: (K=图书馆学 OR K=情报学) AND A=范并思 范例二:J=计算机应用与软件 AND (U=C++ OR U=Basic) NOT M=Visual
机构地区:[1]中国科学院大学,北京100190 [2]中国科学院国家空间科学中心,北京100190
出 处:《电子设计工程》2018年第2期189-193,共5页Electronic Design Engineering
摘 要:本论文基于对航空航天电子环境下数据高速传输的目的,通过对光纤通道协议FC-AE-1553(Fibre Channel-Avionics Environment)协议分析的基础上,采用了以Xilinx公司的Virtex-4系列芯片XC4VFX60作为核心器件,通过ISE进行verilog代码编写的方法,提出一种数据收发系统的硬件设计方案,通过chipscope对该数据收发系统进行上板调试和验证,最终实现数据高速传输,串行数据传输速率达到1.062 5 Gb/s,得出该数据收发系统设计的可行性。Based on the analysis of FC-AE-1553(Fiber Channel-Avionics Environment)protocol on the basis of high-speed data transmission in the electronic environment of aerospace,this paper adopts the Xilinx Virtex-4 series chip XC4 VFX60(XC4 VFX60)as a core device,a hardware design scheme of the data transmission and receiving system is proposed by verifying the verilog code by ISE. The data transmission and receiving system is debugged and verified by chipscope,and the high speed data transmission is realized finally. Serial data transfer rate of 1.0625 Gb/s,the data transmission and reception system design feasibility.
关 键 词:光纤通道协议 FPGA 8b/10b编码 FC-AE-1553协议 ROCKETIO
分 类 号:TN919.11[电子电信—通信与信息系统]
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在链接到云南高校图书馆文献保障联盟下载...
云南高校图书馆联盟文献共享服务平台 版权所有©
您的IP:216.73.216.38