检索规则说明:AND代表“并且”;OR代表“或者”;NOT代表“不包含”;(注意必须大写,运算符两边需空一格)
检 索 范 例 :范例一: (K=图书馆学 OR K=情报学) AND A=范并思 范例二:J=计算机应用与软件 AND (U=C++ OR U=Basic) NOT M=Visual
作 者:李春燕[1] 李根[1] 李素苹 LI Chunyan1 ,LI Gen1 ,LI Sttpirtg2(1.Department of Computer and Information Engineering,Inner Mongolia Vocational College of Chemical Engineering,Hohhot 010070, China; 2.Information Technology and Management Engineering Department,Inner Mongolia Technical College of Mechanics and Electrics ,Hohhot 010070, Chin)
机构地区:[1]内蒙古化工职业学院计算机与信息工程系,呼和浩特010070 [2]内蒙古机电职业技术学院信息与管理工程系,呼和浩特010070
出 处:《电子器件》2017年第6期1372-1377,共6页Chinese Journal of Electron Devices
基 金:内蒙古自治区自然科学基金项目(2015BS0602)
摘 要:为了减少频率合成器的工作能耗,提出了一种新型低功耗的分数-N频率合成器。该合成器消除了电源电压、工艺偏差和温度变化(PVT)对电容的影响,能够产生中等精度时钟脉冲震荡且具有较低的芯片面积。该合成器通过采用频率-电流转换电路,将电路的输出频率与电容比成正比。采用32 nm CMOS工艺对提出电路进行了制作。测试结果显示,相比其他类似合成器,提出合成器的功耗和面积更低,总面积仅仅为0.006 5 mm2,在0.9 V电源电压条件下,功率仅损耗为108μW。使用4 MHz参考时钟时,输出频率范围为18 MHz^156 MHz,频率分辨率为0.8 MHz。In order to reduce the energy consumption of frequency synthesizer,a novel low power fractional-N frequency synthesizer is proposed.The synthesizer eliminates the influence of the power supply voltage,processes deviation and temperature change(PVT) on the capacitance,that a moderate precision clock pulse oscillation can be produced and a low chip area can be gotten.By adopting the frequency current conversion circuit,the output frequency of the circuit is proportional to the capacitance ratio.The proposed circuit is realized by using CMOS32 nm technology.Test results show that,compared to other similar synthesizer,the power consumption and area of the synthesizer are lower,the total area is only 0.006 5 mm^2,under 0.9 V supply voltage conditions,the power loss of 108 μW only.When using the 4 MHz reference clock,the output frequency range is 18 MHz ~ 156 MHz,the frequency resolution is 0.8 MHz.
关 键 词:频率合成器 频率-电流转换电路 深沟电容 片上抖动测量
分 类 号:TN773[电子电信—电路与系统]
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在链接到云南高校图书馆文献保障联盟下载...
云南高校图书馆联盟文献共享服务平台 版权所有©
您的IP:18.189.43.15