基于FPGA的S模式并行数据编解码器设计  被引量:2

Design of Mode S Parallel Data Codec Based on FPGA

在线阅读下载全文

作  者:李雷[1] 严玉国[1] 杨宾峰[1] 张战斌[1] LI Lei;YAN Yuguo;YANG Binfeng;ZHANG Zhanbin(Information and Navigation College, Air Force Engineering University, Xi' an 710077, China)

机构地区:[1]空军工程大学信息与导航学院,西安710077

出  处:《弹箭与制导学报》2017年第5期127-130,135,共5页Journal of Projectiles,Rockets,Missiles and Guidance

基  金:国家自然科学基金(51377172);陕西省自然科学基础研究计划(2015JM5147)资助

摘  要:在分析二次雷达S模式信号格式以及CRC原理的基础上,针对传统串行编解码器存在效率低的问题,提出了一种改进型的并行编解码器。在MATLAB中完成编解码器输入与输出关系的计算,根据计算结果,使用Verilog HDL语言在FPGA平台上完成了编解码器的设计,并在Modelsim软件中进行仿真验证。仿真结果表明,在短格式信号的编解码中,并行结构可以在一个时钟周期内完成数据的编解码工作,与传统串行编解码器相比,效率提高了56倍。In order to solve the problem of low efficiency in traditional serial structure, this article proposed an improved parallel structure based on the analysis of signal format of Mode S for secondary surveillance radar and the principle of CRC. The relationship between input and output of eodee is analyzed in MATLAB, according to the result, using Verilog HDL language to accomplish the design of new structure on the FPGA platform, and carries out the simulation in the Modelsim software. The simulation results show that, new structure can realize data encoding and decoding in one clock cycle, the efficiency can improve 56 times comparing to the traditional serial structures in the en- coding and decoding of short format signal.

关 键 词:二次雷达 S模式 现场可编程逻辑门阵列 循环冗余校验 并行CRC算法 

分 类 号:TN958.96[电子电信—信号与信息处理]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象