检索规则说明:AND代表“并且”;OR代表“或者”;NOT代表“不包含”;(注意必须大写,运算符两边需空一格)
检 索 范 例 :范例一: (K=图书馆学 OR K=情报学) AND A=范并思 范例二:J=计算机应用与软件 AND (U=C++ OR U=Basic) NOT M=Visual
作 者:董小丽 DONG Xiaoli(Guangzhou Haige Communications Group Incorporated Company,Guangzhou 510663,China)
机构地区:[1]广州海格通信集团股份有限公司,广东广州510663
出 处:《现代信息科技》2018年第4期55-56,共2页Modern Information Technology
摘 要:本文以锁相环芯片ADF4001BRU为核心,利用CPLD芯片XCR3064XLVQ44控制ADF4001BRU输出,与环路滤波器和压控振荡器共同构成锁相频合电路,设计实现了一32.768MHz的正弦波输出。In this paper,the PLL chip ADF4001 BRU as a core,CPLD chip XCR3064 XLVQ44 control ADF4001 BRU output,jointly phase-locked loop filter and voltage controlled oscillator constitute frequency synthesizer circuit,implementing a 32.768 MHz sine wave output.
关 键 词:ADF4001BRU 锁相环 CPLD
分 类 号:TN74[电子电信—电路与系统]
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在链接到云南高校图书馆文献保障联盟下载...
云南高校图书馆联盟文献共享服务平台 版权所有©
您的IP:216.73.216.232