基于FPGA的十进制计数器的设计与实现  

在线阅读下载全文

作  者:周庆芳[1] 

机构地区:[1]曲靖师范学院

出  处:《教育界(高等教育)》2016年第7期190-190,共1页Education Circle

摘  要:本文通过对可编程逻辑器件FPGA的相关基础知识的学习与理论研究,进行十进制加法器的设计,通过仿真测试验证了所做设计功能的正确性,并下载到EDA实验箱进行了在线测试,阐述了可编程逻辑器件的基本设计方法。

关 键 词:FPGA 十进制计数器 模块设计 

分 类 号:TP332.3[自动化与计算机技术—计算机系统结构]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象