检索规则说明:AND代表“并且”;OR代表“或者”;NOT代表“不包含”;(注意必须大写,运算符两边需空一格)
检 索 范 例 :范例一: (K=图书馆学 OR K=情报学) AND A=范并思 范例二:J=计算机应用与软件 AND (U=C++ OR U=Basic) NOT M=Visual
作 者:韩俊辉[1] 郝邵杰 彭文辉[2] HAN Jun-hui;HAO Shao-jie;PENG Wen-hui(The 41th Academy of CETC, Qingdao 266555, China;Navy Submarine Academy, Qingdao 266044, China)
机构地区:[1]中国电子科技集团公司第41研究所,青岛266555 [2]海军潜艇学院,青岛266044
出 处:《新型工业化》2016年第2期7-12,共6页The Journal of New Industrialization
基 金:国家自然基金项目(61473306)
摘 要:为满足某Ka波段变频模块对小型化快速跳频本振信号的需求,设计了一种频综模块,该模块采用了锁相环频率合成方案,为满足跳频时间的要求,增加了预置电路,同时对锁相环环路参数进行优化设计,最终在160mm*90mm的面积内实现了两个跳频本振信号的发生,其跳频时间为≤160μs;单边带相位噪声为≤-80dBc/Hz@1kHz;≤-95dBc/Hz@100kHz;上述指标均符合设计要求,现场测试结果表明,该模块性能良好,稳定可靠,满足使用要求。In order to meet the demand of the small and fast frequency hopping mode of a Ka-band frequency conversionmodule, a frequency synthesizer module was designed. The module uses a phase-locked loop frequency synthesis scheme,and increased the preset circuit to meet the requirements of frequency hopping time.At the same time the phase-locked loopparameters was optimal designed, and eventually achieved a two frequency hopping signals generation within the area of160mm*90mm. And its hopping time is ≤160μs, SSB phase noise is≤-80dBc/Hz@1kHz; ≤-95dBc/Hz@100kHz.All the aboveindexes conform the design requirements. Field test results show that the module has perfect performance, stable and reliable,and meet the requirements of use.
分 类 号:TN943.3[电子电信—信号与信息处理]
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在链接到云南高校图书馆文献保障联盟下载...
云南高校图书馆联盟文献共享服务平台 版权所有©
您的IP:216.73.216.145