检索规则说明:AND代表“并且”;OR代表“或者”;NOT代表“不包含”;(注意必须大写,运算符两边需空一格)
检 索 范 例 :范例一: (K=图书馆学 OR K=情报学) AND A=范并思 范例二:J=计算机应用与软件 AND (U=C++ OR U=Basic) NOT M=Visual
作 者:宫月红 张少君 罗敏[2] 王明雨 刘冰冰 GONG Yuehong;ZHANG Shaojun;LUO Min;WANG Mingyu;LIU Bingbing(Naval Architecture&Marine Engineering College,Shandong Jiaotong University,Weihai 264209,China;Harbin Institute of Technology Weihai Microelectronics Center,Weihai 264209,China)
机构地区:[1]山东交通学院船舶与轮机工程学院 [2]哈尔滨工业大学(威海)微电子中心
出 处:《微处理机》2018年第2期42-46,共5页Microprocessors
摘 要:为了对流水线型ADC数字校正技术进行研究,提出了一种基于Verilog-A的行为级仿真平台。在该平台中,采用Verilog-A语言对流水线型ADC中各个组成模块进行建模、采用Volterra级数对系统误差进行模拟、采用Verilog语言对数字校正算法进行建模。应用此平台,结合一种确定性的数字校正技术对一个12位分辨率,1.5位每级结构,40MHz采样速度的流水线型ADC进行了仿真。在芯片设计之前使用该平台进行仿真,不仅能够有效地缩短流水线型ADC数字校正技术的硬件设计周期,还提高了校正算法开发的灵活性和实用性,从而对进一步提高流水线型ADC的性能、降低功耗起到重要的促进作用,具有很高的实用价值。To research pipeline ADC digital calibration technique,a Verilog-A based behavioral simulation platform is proposed.In this platform,Verilog-A language is adopted to mimic the modules in pipeline ADC,Volterra series theory is applied to imitate system error,Verilog language is employed to module digital algorithm.Applying this platform,a 10 bits,1.5 per stage structure,50 MHz sample speed background calibration pipeline ADC with a deterministic calibration algorithm is simulated.Applying this platform in simulation before chip design can not only reduce pipeline ADC digital calibration technique design cycle,but also improve calibration algorithm developing flexibility and practicability.Thus,pipeline ADC performance can be further improved,and power consumption can be further reduced,so it has high practical value.
关 键 词:Verilog-A语言 仿真平台 流水线型ADC 数字校正 VOLTERRA级数
分 类 号:TP312[自动化与计算机技术—计算机软件与理论]
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在链接到云南高校图书馆文献保障联盟下载...
云南高校图书馆联盟文献共享服务平台 版权所有©
您的IP:216.73.216.49