基于FPGA的UART的设计实现  被引量:6

Design and Implementation of UART Based on FPGA

在线阅读下载全文

作  者:罗春梅 肖顺文 王涌 LUO Chun-Mei;XIAO Shun-Wen;WANG Yong(School of Electronic and Information Engineering,China West Normal University,Nanchong Sichuan 637009)

机构地区:[1]西华师范大学电子信息工程学院,四川南充637009

出  处:《数字技术与应用》2019年第3期150-151,共2页Digital Technology & Application

基  金:四川省教育厅科研基金重点项目(15ZA0145)

摘  要:本设计采用Verilog_HDL语言设计实现UART系统。该系统由波特率时钟生成模块、数据发送模块和数据接收模块等三个模块组成。经Modelsim模拟仿真显示,各模块设计均满足要求,数据传输速率高、数据传输准确。This design uses Verilog_HDL language to achieve UART system. The system consists of three modules: the baud rate clock generation module, data sending module and data receiving module. Modelsim simulation shows that the design of each module complies with the requirements, with high data transmission rate and accurate data transmission.

关 键 词:FPGA UART 异步串行通信 Modelsim仿真 

分 类 号:TN92[电子电信—通信与信息系统]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象