一种280 mW,78 dB SNR,88 dB SFDR流水线ADC设计  

Design of a 280 mW, 78 dB SNR, 88 dB SFDR Pipelined ADC

在线阅读下载全文

作  者:于健海 尹亮[2] YU Jianhai;YIN Liang(College of Electronic and Information Engineering,Wuzhou University,Wuzhou,Guangxi,543002,CHN;MEMS Center,Harbin Institute of Technology,Harbin,150000,CHN)

机构地区:[1]梧州学院电子与信息工程学院,广西梧州543002 [2]哈尔滨工业大学MEMS中心,哈尔滨150000

出  处:《固体电子学研究与进展》2019年第3期220-225,234,共7页Research & Progress of SSE

基  金:国家自然科学基金资助项目(61562074);广西高校科学技术研究项目(KY2015ZD123);广西创新驱动发展专项(科技重大专项)项目(桂科AA181180361)

摘  要:为满足接收机系统的应用需求,采用标准0.18μm CMOS工艺设计实现了一款16bit高精度高速pipelined ADC,电源电压1.8V,采样频率120MHz。为了降低SHA-less结构带来的非线性问题,引入高线性输入缓冲器。测试结果表明,在不明显增加芯片功耗的同时能够实现较高的性能,有效位数达到13bit。输入信号57MHz,幅度-1dBFS时,SNR、SNDR、SFDR分别达到78dBFS、78dBFS、88dB;输入信号313MHz、幅度-1dBFS时,SNR、SNDR、SFDR分别达到70dBFS、70dBFS、78dB。In order to meet the application requirements of receiver, a 16-bit high-precision and high-speed pipelined ADC with 1.8 V power supply voltage and 120 MHz sampling frequency was designed and implemented using a standard 0.18 μm CMOS process. In order to decrease the nonlinearity caused by the SHA-less structure, a high-linearity input buffer circuit was introduced. The measurement results show that high performance can be achieved without increasing the power consumption of the chip significantly, and effective bits reach 13 bits. When the input signal is 57 MHz and the amplitude is-1 dBFS, the SNR, SNDR and SFDR reach 78 dBFS, 78 dBFS and 88 dB, respectively. When the input signal is 313 MHz and the amplitude is-1 dBFS, the SNR, SNDR and SFDR reach 70 dBFS, 70 dBFS and 78 dB, respectively.

关 键 词:高精度高速 流水线模数转换器 无采样保持放大器 非线性 

分 类 号:TN4[电子电信—微电子学与固体电子学]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象