面向OFDM应用的低硬件开销低功耗64点FFT处理器设计  被引量:3

Design of a Low Hardware-cost Low Power 64-point FFT Processor for OFDM Applications

在线阅读下载全文

作  者:于建 YU Jian(Department of Physics and Electronic Engineering,Hebei Normal University for Nationalities,Chengde 067000,China)

机构地区:[1]河北民族师范学院物理与电子工程系,河北承德067000

出  处:《电讯技术》2020年第3期338-343,共6页Telecommunication Engineering

基  金:河北民族师范学院科学技术研究项目(PT2019026);河北省承德市科技计划自筹经费项目(201904A075)。

摘  要:在基于正交频分复用(Orthogonal Frequency Division Multiplexing,OFDM)的无线系统中,快速傅里叶变换(Fast Fourier Transform,FFT)作为关键模块,消耗着大量的硬件资源。为此,针对于IEEE802. 11a标准的无线局域网基带技术,提出了一种低硬件开销、低功耗的基-24算法流水线架构FFT处理器设计方案。在硬件实现上,采用单路延迟负反馈(Single-path Delay Feedback,SDF)流水线架构;为了降低硬件资源消耗,基于新型的改良蝶形架构利用正则有符号数(Canonical Signed Digit,CSD)常数乘法器替代布斯乘法器完成所有的复数乘法运算。设计采用QUARTUS PRIME工具进行开发,搭配Cyclone 10 LP系列器件,编译结果显示该方案与其他已存在的方案相比,至少节约硬件成本25%,降低功耗18%。In an orthogonal frequency division multiplexing( OFDM) based wireless system,fast Fourier transform( FFT) is critical block as it consumes more hardware resources. Therefore,a low hardware-cost and low complexity radix-24 pipelined FFT architecture is presented for an IEEE802. 11 a wireless local area network( LAN) baseband. A single-path delay feedback( SDF) architecture is adopted for hardware implementation,and for reducing hardware-cost,the proposed scheme employs a canonical signed digit( CSD) constant multiplier based on modified butterfly instead of common booth multiplier,which achieves complex multiplications. Based on QUARTUS PRIME tool with Cyclone 10 LP device,the compiled result shows that the proposed scheme reduces at least 25% hardware-cost and 18% power consumption compared with the existing schemes.

关 键 词:正交频分复用 快速傅里叶变换处理器 改良蝶形架构 CSD常数乘法器 流水线架构 

分 类 号:TN47[电子电信—微电子学与固体电子学]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象