基于FPGA的高精度等效采样系统的设计与实现  被引量:1

在线阅读下载全文

作  者:徐浩然 余旭 孙学良 

机构地区:[1]苏州大学电子信息学院

出  处:《电子世界》2020年第9期192-194,共3页Electronics World

基  金:苏州大学研究生精品课程项目资助(编号:5832002419)。

摘  要:提出了一个宽范围、高频率顺序等效采样的实现方案。本文阐述了顺序等效采样技术的原理,采用该技术,提出了通过500MHz的频率去逼近待测信号频率,从而产生所需要的触发时刻与下一采样时刻的时间间隔的方法,并利用FPGA开发板和10MSPS 12bit ADC芯片实现了对0.1Hz至100MHz的周期信号的量化,最后在示波器上成功显示采样后的波形。

关 键 词:等效采样 ADC芯片 时间间隔 待测信号 系统的设计与实现 周期信号 采样时刻 示波器 

分 类 号:TP3[自动化与计算机技术—计算机科学与技术]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象