基于FPGA+DSP架构的动态功耗管理设计  

在线阅读下载全文

作  者:曾昱翔 昌畅[1] 王维维[1] 孙淼 汪国尧 

机构地区:[1]四川九洲电器集团有限责任公司

出  处:《电子世界》2020年第13期132-133,共2页Electronics World

摘  要:介绍了一种基于FPGA+DSP为核心架构的信号处理态动态功耗管理硬件设计方案,通过一定的硬件架构设计,完成DSP和FPGA的低功耗设计及流程处理。1设计案例本文提供了一种基于DSP+FPGA架构的低功耗处理方式。设计硬件架构如图1所示。

关 键 词:动态功耗管理 硬件架构 低功耗设计 流程处理 信号处理 核心架构 设计案例 FPGA 

分 类 号:TP3[自动化与计算机技术—计算机科学与技术]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象