检索规则说明:AND代表“并且”;OR代表“或者”;NOT代表“不包含”;(注意必须大写,运算符两边需空一格)
检 索 范 例 :范例一: (K=图书馆学 OR K=情报学) AND A=范并思 范例二:J=计算机应用与软件 AND (U=C++ OR U=Basic) NOT M=Visual
作 者:饶嘉成 黄明[1] 汪弈舟 杨富华 马栋梁 RAO Jia-cheng;HUANG Ming;WANG Yi-zhou;YANG Fu-hua;MA Dong-liang(North China University of Technology,Beijing 100144,China)
机构地区:[1]北方工业大学,北京100144
出 处:《工业技术创新》2020年第4期58-62,共5页Industrial Technology Innovation
基 金:北方工业大学信息学院学生科技活动;北京市大学生科学研究与创业行动计划项目资助与支持。
摘 要:随着高速AD在电子测量、宽带通信等领域的广泛应用,FPGA与高速AD的接口设计成为关键和难点,其性能影响应用功能的实现。基于FPGA驱动,实现了LVDS并行ADC配置方案以及时钟数据的时序同步;采用Xilinx XC7A200T芯片和HMCAD1520 AD芯片,实现了250 Msps×14 Bit×2通道的采集设计。逻辑仿真结果验证了设计的合理性,实际板卡测试正确。该系统接口逻辑简单,通用扩展性强,可为并行LVDS驱动高速AD数据采集设计提供有效可行的参考。With the wide application of high-speed AD in the fields including electronic measurement and broadband communication,the interface design of FPGA and high-speed AD has become a key and difficult point,and its performance affects the realization of application functions.Based on the FPGA driver,the LVDS parallel ADC configuration scheme and timing synchronization of clock data are realized.Xilinx XC7A200T chip and HMCAD1520 AD chip are used,so that 250 Msps×14 Bit×2 Channel acquisition design is realized.The logic simulation results verify the rationality of the design,and the actual board test is correct.Such a system has simple interface logic and strong universal scalability,which can provide effective and feasible references for the design of parallel LVDS driven high-speed AD data acquisition.
关 键 词:高速AD 数据时钟同步 LVDS FPGA 数据采集
分 类 号:TP311[自动化与计算机技术—计算机软件与理论]
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在链接到云南高校图书馆文献保障联盟下载...
云南高校图书馆联盟文献共享服务平台 版权所有©
您的IP:216.73.216.2