基于FPGA的数字锁相放大器的设计  被引量:1

在线阅读下载全文

作  者:汤易 孙向阳[1] 

机构地区:[1]电子科技大学电子科学与工程学院,四川成都611731

出  处:《电子制作》2021年第3期10-12,24,共4页Practical Electronics

摘  要:在测井过程中由于复杂的地下环境,得到的信号往往淹没于噪声中。从强噪声干扰中提取出微弱信号一直是测井中的难点。在微弱信号的采集和处理中,锁相放大技术一直是一种常见且行之有效的方法。本文利用锁相放大技术原理,使用FPGA实现了数字锁相放大器,其中包括基于分布式算法的数字低通滤波器,有效的解决了乘法器资源紧缺的问题。

关 键 词:锁相放大 低通滤波器 分布式算法 

分 类 号:TN791[电子电信—电路与系统] TN722

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象