检索规则说明:AND代表“并且”;OR代表“或者”;NOT代表“不包含”;(注意必须大写,运算符两边需空一格)
检 索 范 例 :范例一: (K=图书馆学 OR K=情报学) AND A=范并思 范例二:J=计算机应用与软件 AND (U=C++ OR U=Basic) NOT M=Visual
作 者:郭仲杰 何帅 郑晓依 陈浩 李青 GUO Zhongjie;HE Shuai;ZHENG Xiaoyi;CHEN Hao;LI Qing(School of Automation and Information Engineering,Xi’an University of Technology,Xi'an Shaanxi 710048,China)
机构地区:[1]西安理工大学自动化与信息工程学院,陕西西安710048
出 处:《电子器件》2021年第1期72-76,共5页Chinese Journal of Electron Devices
基 金:国家自然科学基金面上项目(61771388);陕西省教育厅科学研究计划项目(19JC029)。
摘 要:为了解决轨对轨运算放大器输入级跨导随共模输入电压变化的影响,采用实时共模电压监测技术,动态跟踪轨对轨运放输入级的跨导变化,通过对偏置电流的高精度定量补偿,从而实现了对输入级跨导的恒定性控制。基于0.18μm CMOS工艺进行了具体电路的设计实现,结果表明:在电源电压3.3 V、负载电阻100Ω、负载电容1 nF的条件下,运放增益为148 dB、相位裕度为61°、功耗为39.6μW,共模输入范围高达0~3.3 V,输入级跨导变化率仅为2.1%。In order to solve the influence of the input-stage transconductance of the rail-to-rail operational amplifier(op amp)with the common-mode input voltage change,real-time common-mode voltage monitoring technology is used to dynamically track the transconductance change of the rail-to-rail op amp input stage through the bias current. High-precision quantitative compensation for constant control of the input stage transconductance. The design and implementation of the specific circuit based on 0.18 μm and CMOS process show that the op amp gain is 148 dB and the phase margin is 61° under the condition of power supply voltage 3.3 V,load resistance 100 Ω and load capacitance 1 nF. The total power consumption is only 39.6 microwatts,the common mode input range is as high as 0~3.3 V,and the transconductance change rate of the input stage is only 2.1%.
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在链接到云南高校图书馆文献保障联盟下载...
云南高校图书馆联盟文献共享服务平台 版权所有©
您的IP:216.73.216.7