检索规则说明:AND代表“并且”;OR代表“或者”;NOT代表“不包含”;(注意必须大写,运算符两边需空一格)
检 索 范 例 :范例一: (K=图书馆学 OR K=情报学) AND A=范并思 范例二:J=计算机应用与软件 AND (U=C++ OR U=Basic) NOT M=Visual
作 者:张宏科[1] 王志浩[1] 张乾恒 ZHANG Hong-ke;WANG Zhi-hao;ZHANG Qian-heng(The 54th Research Institute of CETC;Hebei University of Technology)
机构地区:[1]中国电子科技集团公司第五十四研究所 [2]河北工业大学
出 处:《中国集成电路》2021年第3期51-53,共3页China lntegrated Circuit
摘 要:FPGA通常与FLASH配合使用,可以在上电之后自动加载并执行特定功能的逻辑程序。这种方式简单可靠,但无法实现系统在不掉电的情况下更换FPGA内部逻辑。针对这一问题,本文实现一种基于CPU与CPLD配合动态构造FPGA程序的使用方式,此方式使得FPGA在不掉电的条件下加载并执行新的程序,适合FPGA的远程配置及自动化应用场景。本系统利用FPGA提供的动态构造接口,使得CPU与CPLD相配合产生满足FPGA的构造接口的时序,从而实现FPGA的程序更新。FPGA is usually used with flash,so it can automatically load and execute logic programs with specific functions after power on.This method is simple and reliable,but FPGA can not update internal logic without power down.In order to solve this problem,this paper implements a method of dynamic construction of FPGA program based on CPU and CPLD,which makes FPGA load and execute new logic without power down,which is suitable for remote configuration and automatic application scenarios of FPGA.This system makes CPU and CPLD cooperate to produce the timing that meets the configure interface of FPGA,so as to update the inner logic of FPGA without power down.
分 类 号:TN791[电子电信—电路与系统]
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在链接到云南高校图书馆文献保障联盟下载...
云南高校图书馆联盟文献共享服务平台 版权所有©
您的IP:216.73.216.171