某嵌入式平台高并发低时延性能提升设计  被引量:2

在线阅读下载全文

作  者:夏安祥 王育红 罗健 

机构地区:[1]中国电子科技集团公司第三十研究所,四川610041

出  处:《网络安全技术与应用》2021年第4期51-52,共2页Network Security Technology & Application

摘  要:一般嵌入式平台的处理能力不及服务器,对于高并发低时延处理,通常采用select接收报文后,再使用多线程进行后续处理的机制实现,这种设计对于高并发网络数据的实时处理有一定的局限性。本文对软硬件架构进行设计,提出了一种epoll并发接收、内存池队列流转及业务异步处理机制,实现对高并发网络数据的低时延处理,能够大幅提升处理性能。

关 键 词:高并发 低时延 EPOLL 内存池队列 异步处理 

分 类 号:TP332[自动化与计算机技术—计算机系统结构] TN791[自动化与计算机技术—计算机科学与技术]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象