基于FPGA的一种DDR4存储模块设计  

Design of DDR4 memory module based on FPGA

在线阅读下载全文

作  者:谢晨 卓敏 

机构地区:[1]安徽财经大学,安徽蚌埠233030

出  处:《电子产品世界》2021年第8期102-104,共3页Electronic Engineering & Product World

摘  要:5G通信的主要特征包括“高速率、大带宽”,为了满足高速率、大带宽数据的传输要求,需要一种存储技术对数据进行存储。本文就存储技术结合DDR4协议,设计了一种DDR4传输机制,本研究采用高性能的XCVU9P系列的FPGA芯片作为控制芯片,使用其内部自带的DDR4 SDRAM(MIG)IP核进行例化核设计。经过验证,实现在250 MHz时钟下对DDR4 SDRAM的读/写操作,数据无丢失,能够保证高速率、大带宽数据正常传输,该传输机制具有良好的可靠性、适用性及有效性。

关 键 词:DDR4 高速率 大带宽 FPGA 

分 类 号:TP333[自动化与计算机技术—计算机系统结构] TN791[自动化与计算机技术—计算机科学与技术]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象