检索规则说明:AND代表“并且”;OR代表“或者”;NOT代表“不包含”;(注意必须大写,运算符两边需空一格)
检 索 范 例 :范例一: (K=图书馆学 OR K=情报学) AND A=范并思 范例二:J=计算机应用与软件 AND (U=C++ OR U=Basic) NOT M=Visual
作 者:赵鹏[1] 杨飞 ZHAO Peng;YANG Fei(School of Information Engineering, Yulin University, Yulin 719000, China;Journal Editorial Department,Yulin University,Yulin 719000,China)
机构地区:[1]榆林学院信息工程学院,陕西榆林719000 [2]榆林学院学报编辑部,陕西榆林719000
出 处:《榆林学院学报》2022年第2期55-58,71,共5页Journal of Yulin University
基 金:陕西省教育厅科学研究计划项目(21JK1006)。
摘 要:基于高动态CMOS图像传感器的需求,本文通过理论计算与spectre仿真的模拟IC设计方法,实现了一款10 bit 10MSPS流水线模数转换器(ADC)。该电路在UMC 0.11um CMOS工艺下实现,ADC以10M/S的采样频率对499.27KHZ的输入频率进行采样,得到微分非线性误差(DNL)和积分非线性误差(INL),分别为-0.29/0.298LSB和-0.29/0.24LSB,无杂散动态范围(SFDR)为65.18dB,有效位数(ENOB)为9.676bit。仿真结果表明,该ADC满足系统要求,对高动态CMOS图像传感器研究有一定意义。Based on the demand of high dynamic CMOS image sensor,this paper realizes a 10 bit 10MSPS pipeline analog-to-digital converter(ADC)through theoretical calculation and spectre simulation of analog IC design method.The circuit is implemented in UMC 0.11 um CMOS process.The ADC samples the input frequency of 499.27 KHZ with a sampling frequency of 10 M/S,and the differential nonlinearity error(DNL)and integral nonlinearity error(INL)are respectively-0.229.298 LSB,-0.2/0.24 LSB.Spurious-free dynamic range(SFDR)is 65.18 dB,effective number of bits(ENOB)is 9.676 bit.The simulation results show that ADC meets the system requirements and has certain significance for the research of high dynamic CMOS image sensors.
分 类 号:TN47[电子电信—微电子学与固体电子学]
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在链接到云南高校图书馆文献保障联盟下载...
云南高校图书馆联盟文献共享服务平台 版权所有©
您的IP:216.73.216.171