基于FPGA的数字式锁定放大器设计  被引量:1

在线阅读下载全文

作  者:杨晨曦 

机构地区:[1]电子科技大学电子科学与工程学院,四川成都611731

出  处:《电子制作》2022年第10期3-5,共3页Practical Electronics

摘  要:在微弱信号检测领域,锁定放大器的检测性能非常的优秀,应用十分广泛。而数字式锁定放大是将锁定放大所需要的各种滤波、相敏检测等功能都由数字芯片进行实现。本设计通过A/D转换器实现待测信号模数转换,然后送入FPGA对信号进行处理,最终输出待测信号的幅度和相位信息。

关 键 词:锁定放大器 相敏检测 FPGA 

分 类 号:TN722[电子电信—电路与系统]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象