基于FPGA的IEEE 802.16e标准LDPC编码器设计  被引量:1

IEEE 802.16e Standard LDPC Encoder Design Based on FPGA

在线阅读下载全文

作  者:李朋涛 齐飞林[1] 何德华 李健[1] LI Pengtao;QI Feilin;HE Dehua;LI Jian

机构地区:[1]中国电子科技集团公司第二十研究所,西安710068

出  处:《现代导航》2022年第3期212-217,222,共7页Modern Navigation

摘  要:针对通信过程中突发信道造成的集中错码现象,并且兼顾编码器的时效性要求,设计了一种IEEE 802.16e标准下码长576,码率1/2的LDPC码硬件编码器,通过Verilog语言进行描述,采用并行结构设计和模型矩阵元素预存的方式降低了资源占用量,提高了工作速度,通过仿真、综合与实现结果验证了方案的有效性。Aiming at the phenomenon of concentrated error code caused by burst channel in communication process,and considering the timeliness of encode,a LDPC code hardware encoder with length of 576 and bit rate of 1/2 in IEEE 802.16e standard is designed,which is described by Verilog,adopts parallel structure design and element prestorage to reduce the resource consumption,and increased working rate,the efficiency of the scheme is verified by simulation and synthesis and implementation results.

关 键 词:通信 LDPC编码 IEEE 802.16e Verilog描述 

分 类 号:TN929.1[电子电信—通信与信息系统]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象