检索规则说明:AND代表“并且”;OR代表“或者”;NOT代表“不包含”;(注意必须大写,运算符两边需空一格)
检 索 范 例 :范例一: (K=图书馆学 OR K=情报学) AND A=范并思 范例二:J=计算机应用与软件 AND (U=C++ OR U=Basic) NOT M=Visual
作 者:沈晓峰[1] 李梁[1,2] 付东兵[1,2] 王友华[1,2] 朱璨[1,2] SHEN Xiaofeng;LI Liang;FU Dongbing;WANG Youhua;ZHU Can(The 24th Research Institute of China Electronics Technology Group Corporation,Chongqing 400060,P.R.China;National Laboratory of Science and Technology on Analog Integrated Circuit,Chongqing 400060,P.R.China)
机构地区:[1]中国电子科技集团公司第二十四研究所,重庆400060 [2]模拟集成电路国家级重点实验室,重庆400060
出 处:《微电子学》2022年第2期223-228,共6页Microelectronics
基 金:模拟集成电路国家级重点实验室基金资助项目(6142802190101)。
摘 要:设计了一种离散时间型24位Σ-ΔA/D转换器。该A/D转换器基于级联噪声整形(MASH)结构设计,整个转换器由前置可编程增益放大器、级联调制器和数字抽取滤波器等模块组成。该A/D转换器采用标准0.18μm CMOS工艺实现,版图总面积为6 mm^(2)。测试结果表明,在16 kS/s输出数据速率下,该A/D转换器的信噪比为106 dB,无杂散动态范围为110 dB,功耗仅为20 mW。A discrete-time Σ-Δ A/D converter was presented. The A/D converter was based on the cascade noise shaping(MASH) structure design. The whole converter was composed of programmable gain amplifier, cascade modulator and digital decimation filter. The A/D converter was implemented in a standard 0.18 μm CMOS technology, and the chip area was 6 mm^(2). Test results showed that the A/D converter had an SNR of 106 dB, an SFDR of 110 dB, a power consumption of only 20 mW at 16 kS/s output data rate.
关 键 词:Σ-ΔA/D转换器 Σ-Δ调制器 级联MASH 噪声整形 双采样
分 类 号:TN792[电子电信—电路与系统]
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在链接到云南高校图书馆文献保障联盟下载...
云南高校图书馆联盟文献共享服务平台 版权所有©
您的IP:18.222.218.204