基于JP5028G芯片的2048kbit/s接口电路设计与验证  被引量:1

在线阅读下载全文

作  者:尹茳 吴阳 李庆一 佐江 孙旭 王茂凌 

机构地区:[1]电信科学技术第五研究所有限公司,四川成都610062

出  处:《现代传输》2022年第4期30-34,共5页Modern Transmission

摘  要:2048kbit/s接口是通信网中传输网、接入网、同步网的主要数据或定时接口。传统的接口芯片主要实现NRZ码和HDB3编码之间的编解码。本文利用国产JP5028G芯片进行了E1定时电路设计并进行了验证。2048kbit/s interface is the main data or timing interface of transmission network,access network and synchronization network in communication network.The traditional interface chip mainly realizes the encoding and decoding between NRZ code and HDB3 code.In this paper,the E1 timing circuit is designed and verified by using domestic jp5028g chip.

关 键 词:国产化 2048kbit/s 电路 验证 

分 类 号:TN40[电子电信—微电子学与固体电子学] TN702

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象