检索规则说明:AND代表“并且”;OR代表“或者”;NOT代表“不包含”;(注意必须大写,运算符两边需空一格)
检 索 范 例 :范例一: (K=图书馆学 OR K=情报学) AND A=范并思 范例二:J=计算机应用与软件 AND (U=C++ OR U=Basic) NOT M=Visual
作 者:周晓丹[1,2] 苏晨 刘涛 李曦 付东兵 李强 ZHOU Xiaodan;SU Chen;LIU Tao;LI Xi;FU Dongbing;LI Qiang(School of Elec.Sci.and Engineer.,Univ.of Elec Sci.and Technol.of China,Chengdu 610054,P.R.China;GigaChip Technology Co.,Ltd.,Chongqing 401332,P.R.China)
机构地区:[1]电子科技大学电子科学与工程学院,成都610054 [2]重庆吉芯科技有限公司,重庆401332
出 处:《微电子学》2022年第4期577-581,共5页Microelectronics
基 金:模拟集成电路国家级重点实验室基金资助项目(6142802010101)。
摘 要:基于0.18μm CMOS工艺设计与实现了一种14位85 MS/s流水线型模数转换器(ADC)。采用多种低功耗设计技术来降低系统功耗和面积,包括无采样保持电路前端和运算放大器共享等技术。在无数字校准的条件下,在3.3 V电源电压、85 MHz的时钟频率和70 MHz正弦输入信号频率下,达到了67.9 dBFS的信噪比(SNR)以及82.2 dBFS的无杂散动态范围(SFDR)。该ADC功耗为322 mW,面积为0.6 mm^(2),适合用于需求低功耗ADC的通信系统中。A 14-bit 85 MS/s pipelined analog-to-digital converter(ADC)was designed and implemented in a 0.18μm CMOS process.Several techniques such as SHA-less front-end and amplifier sharing had been adopted to reduce the ADC’s power consumption and area.Under 3.3 V power supply,85 MHz clock and 70 MHz sine input,the ADC achieved an SNR of 67.9 dBFS and an SFDR of 82.2 dBFS without calibration.It consumed 322 mW with an area of 0.6 mm^(2),which was suitable for communication systems where lower power ADCs were needed.
分 类 号:TN792[电子电信—电路与系统]
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在链接到云南高校图书馆文献保障联盟下载...
云南高校图书馆联盟文献共享服务平台 版权所有©
您的IP:216.73.216.207