检索规则说明:AND代表“并且”;OR代表“或者”;NOT代表“不包含”;(注意必须大写,运算符两边需空一格)
检 索 范 例 :范例一: (K=图书馆学 OR K=情报学) AND A=范并思 范例二:J=计算机应用与软件 AND (U=C++ OR U=Basic) NOT M=Visual
作 者:宋长骏 汤勇明[1] SONG Changjun;TANG Yongming(Display R&D Center,Southeast University,Nanjing Jiangsu 210096,China)
机构地区:[1]东南大学显示技术研究中心,江苏南京210096
出 处:《电子器件》2022年第4期805-809,共5页Chinese Journal of Electron Devices
摘 要:为了解决多路视频并行输入缓冲处理问题,提出了一种以FPGA为核心的通用多路视频输入处理系统。通过规划对应的多时钟域处理方案,建立适用的视频缓冲控制模式,为后续实现视频缩放拼接、画中画显示等功能提供解决方案。借助该视频缓冲控制模式,本系统实现四进一出视频拼接、画中画叠加等显示功能,在12.5 GB/s存储带宽条件下支持1080P 60帧视频格式下的4路视频输入和1路输出处理。In order to solve the problem of buffer processing of multi-channel HD video parallel input,a multi video input processing system based on FPGA hardware platform is designed.An adaptable video buffer control mode is established by planning the corresponding multi-clock domain processing scheme,which provides solutions for the subsequent realization of video splicing,picture-in-picture display and other functions.The proposed system can support 4 input and 1 output of 1080 P@60 fps video channels based on 12.5 GB/s memory bandwidth.
分 类 号:TN791[电子电信—电路与系统]
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在链接到云南高校图书馆文献保障联盟下载...
云南高校图书馆联盟文献共享服务平台 版权所有©
您的IP:216.73.216.38