基于发射极耦合逻辑结构的低相噪鉴频鉴相器设计  

Low Phase Noise PFD based on ECL Structure

在线阅读下载全文

作  者:黄洋洋 陈昌明[1] HUANG Yangyang;CHEN Changming(College of Communication Engineering,Chengdu University of Information Technology,Chengdu 610225,China)

机构地区:[1]成都信息工程大学通信工程学院,四川成都610225

出  处:《成都信息工程大学学报》2022年第4期401-405,共5页Journal of Chengdu University of Information Technology

摘  要:在现代通信系统中,具有优异相位噪声的鉴频鉴相器(phase frequency detector,PFD)对锁相环(phase locked loop,PLL)来说至关重要。基于0.18μm SiGe HBT工艺设计一款超低相噪PFD。为消除鉴相死区对PLL相位噪声的影响,加入复位延时单元。PFD的逻辑电路均采用发射级耦合逻辑(emitter coupled logic,ECL)结构,从而获得-156 dBc/Hz@10 kHz超低相噪特性。在5 V电源电压下,PFD的工作频率可以达到1 GHz,且在复位脉冲宽度为145 ps时鉴相范围拓宽到[-1.56π,1.56π]。Phase frequency detectors(PFD) with excellent phase noise performance are critical for phase lock loops(PLL) in modern communication systems.Based on a 0.18 μm SiGe HBT process,an ultra-low phase noise PFD is designed and analyzed.In order to eliminate the influence of the phase-detection dead region on the PLL phase noise,a reset delay unit is added in this schematic.Owing to all the logic circuits in this PFD utilizing emitter coupled logic(ECL),an excellent ultra-low phase noise of-156 dBc/Hz@10 kHz is obtained.Under the condition of 5 V supply,the operating frequency of the designed PFD can reach 1 GHz,and the phase-detection range is extended to [-1.56π,1.56π] using a reset pulse width of 145 ps.

关 键 词:锁相环 鉴频鉴相器 ECL 1/f噪声 相位噪声 

分 类 号:TN432[电子电信—微电子学与固体电子学]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象