检索规则说明:AND代表“并且”;OR代表“或者”;NOT代表“不包含”;(注意必须大写,运算符两边需空一格)
检 索 范 例 :范例一: (K=图书馆学 OR K=情报学) AND A=范并思 范例二:J=计算机应用与软件 AND (U=C++ OR U=Basic) NOT M=Visual
作 者:毛忠宇 叶子 MAO Zhongyu;YE Zi(Shenzhen Electric Nest Technology Co.,Ltd.,Shenzhen 518057,Guangdong,China;Weikai Testing Technology Co.,Ltd.,Guangzhou 510663,Guangdong,China)
机构地区:[1]深圳市电巢科技有限公司,广东深圳518057 [2]威凯检测技术有限公司,广东广州510663
出 处:《印制电路信息》2023年第4期18-24,共7页Printed Circuit Information
摘 要:高速印制电路板(PCB)布线通过弯曲绕线的方式,实现PCB布线的物理等长,此方式对信号传播会造成时延影响。通过简单的串扰理论分析,根据不同走线的弯曲状况,使用网络分析仪测试了弯曲走线的时延;再使用电子设计自动化(EDA)仿真软件,对设计的弯曲绕线进行时延仿真验证;最后将仿真与测试的时延结果进行对比,发现仿真与测试的时延结果一致性较好,验证了使用软件进行信号完整性仿真结果的正确性。此结果对PCB实际工程设计有较好的指导意义,最后给出对PCB设计中处理此类弯曲绕线时的工程经验建议。When high speed signal propagates on serpentine PCB trace,signal’s propagation delay will be affected according to different style of serpentine traces.Crosstalk simple theory will be introduced.A PCB test board contained various style of serpentine traces was designed and manufactured.Signal propagated time on these serpentine traces were tested,signal integrity simulations based on these serpentine traces were made as well.The author finds out that the test result of signal propagation delay time of the test board and the signal integrity simulation result agree with each other well.Some engineering experience suggestions of PCB design serpentine trace were given in the end.
关 键 词:印制电路板 蛇形布线 信号完整性 电子设计自动化仿真 测试
分 类 号:TN41[电子电信—微电子学与固体电子学]
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在链接到云南高校图书馆文献保障联盟下载...
云南高校图书馆联盟文献共享服务平台 版权所有©
您的IP:216.73.216.249