一种真有效值测量方案设计与验证  被引量:1

Design and verification of a true root mean square measurement scheme

在线阅读下载全文

作  者:刘宁庄[1] 段富才 文迪雅 许龙 LIU Ningzhuang;DUAN Fucai;WEN Diya;XU Long(School of Electric and Control Engineering,Xi'an University of Science and Technology,Xi'an Shaanxi 710600;College of Science,China Jiliang University,Hangzhou Zhejiang 310018)

机构地区:[1]西安科技大学电气与控制工程学院,陕西西安710600 [2]中国计量大学理学院,浙江杭州310018

出  处:《太赫兹科学与电子信息学报》2023年第7期952-958,共7页Journal of Terahertz Science and Electronic Information Technology

基  金:国家自然科学基金资助项目(12074354)。

摘  要:针对目前国内真有效值(RMS)测量芯片依赖进口的问题,提出了一种基于现场可编程门阵列(FPGA)的数字式高精确度的真有效值测量方案。首先利用FPGA设计有限长单位冲击响应滤波器(FIR)对AD采样后的数据进行滤波,然后采用改进的有效值计算式计算信号的真有效值,最后取连续8个周期真有效值的平均值作为最终的测量结果。通过设计串行的开方运算、除法运算的算法,降低FPGA的使用资源。经过样机实际测试表明,测量结果与信号真值的相对误差低于0.5%。该方案测量精确度高,一致性好,使用资源少,对于真有效值数字测量芯片的设计和真有效值测量具有一定的参考价值。A high-precision and digital true root mean square measurement method based on Field Programmable Gate Array(FPGA)is presented.Firstly,FPGA is employed to design Finite Impulse Response(FIR)filter to filter the AD sampled data.Furthermore,the improved RMS formula is adopted to calculate the true RMS of the signal.The mean value of the true RMS value of eight consecutive cycles is taken as the final measurement result.By designing the algorithms of serial extraction and division operations,the use of FPGA resources is reduced.The actual test of the prototype shows that the relative error between the measurement results and the true value of the signal is less than 0.5%.The solution has high measurement accuracy,good consistency,and less resources,which has certain reference value for the design of the true RMS digital measurement chip.

关 键 词:数字测量 真有效值 现场可编程门阵列 冲击响应滤波器 开方运算 除法运算 

分 类 号:TM932[电气工程—电力电子与电力传动]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象