应用于ICS PCIE Gen2的扩频时钟模块电路  

在线阅读下载全文

作  者:葛浩正 韩国旋 许培元 GE Haozheng;HAN Guoxuan;XU Peiyuan

机构地区:[1]航空工业西安航空计算技术研究所,陕西西安710065

出  处:《信息技术与信息化》2024年第3期162-165,共4页Information Technology and Informatization

摘  要:为了满足ICS(internet connection sharing,因特网连接共享)PCIE Gen2协议,可提供输入时钟信号给PC、PCIE桥芯片以及以太网等芯片,利用时钟扩频技术的研究来减少系统的电磁干扰问题。基于应用于ICS PCIE Gen2协议的设计要求,通过采用SMIC 0.18μm工艺设计传统锁相环结构,包括鉴频鉴相器、电荷泵、环路滤波器、环形振荡器、分频器以及相位插值器所设计的扩频时钟模块电路,实现了在满足指标400 MHz输出频率的基础上对扩频深度控制在-5×10-3以内,频谱峰值能量降低了10.32 dB,输出相位噪声在1 MHz频偏下为-107.378 dBc/Hz。未扩频模式下输出时钟的确定性抖动为31.6 ps,周期间RMS抖动为5.1 ps;进行扩频后,周期间RMS抖动为8.6 ps,满足了ICS PCIE Gen2的协议要求。

关 键 词:ICS PCIE Gen2协议 扩频时钟模块电路 电磁干扰 振荡器 相位插值器 

分 类 号:TN40[电子电信—微电子学与固体电子学] TN03

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象