基于ATE的测试向量自动生成技术研究  

在线阅读下载全文

作  者:韦纯进 廖勇 张亭亭 李佳俊 

机构地区:[1]航天科工防御技术研究试验中心,北京100854

出  处:《电子制作》2024年第6期21-24,共4页Practical Electronics

摘  要:随着FLASH存储器容量的不断扩大,实现其全地址多功能测试所需要的向量深度也急剧增加。传统的复制法实现全地址测试向量编写耗时耗力。并且生产一线大容量FLASH的测试时间花费较长,1Gbit的FLASH全地址program测试需要30分钟左右。针对以上两个问题,本文基于ATE测试系统利用DSRC技术以及写缓冲技术开发了存储器测试向量的自动生成工具,可以实现全地址读写测试。最后以MICRON公司的MT28EW01GABA1HPC为例,通过实际测试数据评估向量自动生成工具的开发效率及生产测试效率。

关 键 词:FLASH DSRC 写缓冲 测试向量 自动生成 

分 类 号:TP333[自动化与计算机技术—计算机系统结构]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象