检索规则说明:AND代表“并且”;OR代表“或者”;NOT代表“不包含”;(注意必须大写,运算符两边需空一格)
检 索 范 例 :范例一: (K=图书馆学 OR K=情报学) AND A=范并思 范例二:J=计算机应用与软件 AND (U=C++ OR U=Basic) NOT M=Visual
作 者:李耀东 谷硕 杨吉城 汪家奇[1] 申人升[1] 常玉春[1] LI Yaodong;GU Shuo;YANG Jicheng;WANG Jiaqi;SHEN Rensheng;CHANG Yuchun(School of Integrated Circuits,Dalian University of Technology,Dalian 116620,China)
出 处:《微处理机》2024年第2期1-7,共7页Microprocessors
基 金:2022年工业与信息化部产业再造与高质量发展专项(TC220A04A-49);国家重点研发计划项目(2023YFB4503003)。
摘 要:为满足高精度Σ-Δ调制器在实际应用中对于低功耗日益严格的要求,提出一种基于自稳零和双通道动态运放结合的AZFA技术的离散型Σ-Δ调制器。设计采用局部前馈、全局反馈的全差分二阶单bit量化结构,具有低功耗、低失调、低噪声、稳定性好的优点。整体电路采用SMICBCD 0.18μm工艺,工作电压为5 V。仿真结果表明,在过采样率(OSR)为512、采样时钟频率为163 kHz条件下,其信噪比、有效位数、整体功耗等相关指标均有优秀表现,适用于低速高精度低功耗系统的应用场景。In order to meet the increasingly stringent requirements for low power consumption of high-precisionΣ-Δmodulators in practical applications,a discreteΣ-Δmodulator based on AZFA tech-nology combining auto zero(self-stabilizing)and dual-channel dynamic op amps is proposed.The fully differential second-order single-bit quantization structure of local feedforward and global feedback is adopted,and the modulator has the advantages of low power consumption,low offset,low noise and good stability.The whole circuit adopts SMICBCD 0.18μm process,and the working voltage is 5 V.The simu-lation results show that the design has excellent performance in terms of signal-to-noise ratio,effective number of bits,overall power consumption and other related indicators at the oversampling rate(OSR)of 512 and the sampling clock frequency of 163 kHz,which is suitable for the application scenarios of low-speed,high-precision and low-power systems.
关 键 词:Σ-Δ调制器 自稳零 双通道动态运放 AZFA技术
分 类 号:TN402[电子电信—微电子学与固体电子学]
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在链接到云南高校图书馆文献保障联盟下载...
云南高校图书馆联盟文献共享服务平台 版权所有©
您的IP:18.226.181.89