检索规则说明:AND代表“并且”;OR代表“或者”;NOT代表“不包含”;(注意必须大写,运算符两边需空一格)
检 索 范 例 :范例一: (K=图书馆学 OR K=情报学) AND A=范并思 范例二:J=计算机应用与软件 AND (U=C++ OR U=Basic) NOT M=Visual
作 者:林宇凡 LIN Yu-fan(College of Physics and Information Engineering,Fuzhou University)
机构地区:[1]福州大学物理与信息工程学院
出 处:《中国集成电路》2024年第5期72-78,共7页China lntegrated Circuit
摘 要:本文提出了一种高分辨率的完全无源的噪声整形逐次逼近型模数转换器(SAR ADC)。首先,其采用了一种二阶误差反馈式失配误差整形技术(EFMES),并且使用了一种数字预测方法来恢复MES引起的信号范围损失。其次,采用了一种完全无源的噪声整形结构,实现了无源求和与4倍无源增益,对系统内热噪声与量化噪声进行整形。最后。采用了一种差分式的定制电容,大大降低了电容阵列整体面积的同时依然保有良好的线性度。该设计使用SMIC 0.18μm工艺实现,后仿真表明,在1.8V电源电压、25倍过采样率和1MS/s的采样频率下,ADC的SNDR为88.23dB,SFDR为93.67dB。功耗仅为965μW,电路有效面积为1.95mm^(2)。This paper presents a high-resolution fully passive NS SAR ADC.First,it uses a second-order mismatch error-feedback error shaping(EFMES),and uses a digital prediction method to recover the signal-range loss caused by the MES.Second,It uses an fully passive noise-shaping architecture that realizes the passive summation and the passive gain of 4,shape the thermal noise and the Quantization Noise inside the system.At last,it uses a differential custom capacitors,The overall area of the capacitor array is reduced while maintaining good linearity.This design uses the SMIC 0.18 process,Post-simulation shows that at the 1.8V power supply voltage and 1MS/s sampling rate,the SNDR of ADC is 88.23dB,the SFDR is 93.67dB.The total power consumption is only 965μW,and occupies an active area of 1.95mm^(2).
关 键 词:逐次逼近 模数转换器 失配误差整形 定制电容 噪声整形 动态元件匹配
分 类 号:TN792[电子电信—电路与系统]
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在链接到云南高校图书馆文献保障联盟下载...
云南高校图书馆联盟文献共享服务平台 版权所有©
您的IP:216.73.216.7