检索规则说明:AND代表“并且”;OR代表“或者”;NOT代表“不包含”;(注意必须大写,运算符两边需空一格)
检 索 范 例 :范例一: (K=图书馆学 OR K=情报学) AND A=范并思 范例二:J=计算机应用与软件 AND (U=C++ OR U=Basic) NOT M=Visual
作 者:彭栋 崔岩 曹雅鑫 Peng Dong;Cui Yan;Cao Yaxin(CRSC Research&Design Institute Group Co.,Ltd.,Beijing 100070,China;Beijing Engineering Technology Research Center of Operation Control Systems for High Speed Railways,Beijing 100070,China)
机构地区:[1]北京全路通信信号研究设计院集团有限公司,北京100070 [2]北京市高速铁路运行控制系统工程技术研究中心,北京100070
出 处:《铁路通信信号工程技术》2024年第5期32-37,61,共7页Railway Signalling & Communication Engineering
基 金:北京全路通信信号研究设计院集团有限公司科研项目(2300-k1200023.01)。
摘 要:针对如何提升全电子联锁自动测试覆盖率、正确率等问题,分析全电子联锁功能测试需求和测试场景,采用模块化框架(test script modularity)和函数库框架(test library architecture),设计实现全电子联锁自动测试平台。该自动测试平台为用户提供测试函数库,能够有效提升全电子联锁测试效率和准确率。To explore how to improve the coverage rate and accuracy of automatic tests for full electronic interlocking,this paper analyzes the functional test requirements and test scenarios of fully electronic interlocking.It also presents the design and implementation of an automatic test platform for fully electronic interlocking with the help of test script modularity and test library architecture.The proposed automatic test platform provides users with a test function library,which can eff ectively enhance the test efficiency and accuracy of full electronic interlocking.
分 类 号:U284.36[交通运输工程—交通信息工程及控制]
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在链接到云南高校图书馆文献保障联盟下载...
云南高校图书馆联盟文献共享服务平台 版权所有©
您的IP:3.16.44.204