忆阻器三值逻辑电路设计中信号衰减问题的优化  

Optimization of signal degradation problems in the design of memristor ternary logic circuits

在线阅读下载全文

作  者:欧玲玲 朱玮[1] 王晓媛 王应秀 耿照林 OU Ling-ling;ZHU Wei;WANG Xiao-yuan;WANG ying-xiu;GENG zhao-lin(School of Electronics and Control Engineering,Chang'an University,Xi'an 710064,China)

机构地区:[1]长安大学电子与控制工程学院,西安710064

出  处:《兰州大学学报(自然科学版)》2024年第3期363-371,共9页Journal of Lanzhou University(Natural Sciences)

基  金:国家自然科学基金项目(61704010);陕西省自然科学重点研发项目(2022GY-178);陕西省自然科学面上项目(2023-JC-YB-554)。

摘  要:提出一种基于忆阻器三值逻辑电路的优化方案.针对组合逻辑电路中忆阻器多个级联门导致输出信号退化和逻辑结果错误等问题,利用忆阻器作为主流器件设计缓冲器,对逻辑电路的性能改善明显.利用LTspice对所提出的缓冲器在三值数据比较器、乘法器、减法器以及编码器等电路中进行有效性验证.改进后的电路输出信号高电平约2 V,低电平约为0,可为后续研究复杂逻辑运算、大规模忆阻器的三值以及多值电路的设计提供新思路.The paper presented an optimization of a memristor-based ternary logic circuit,in order to address the problems of multiple cascaded gates of memristor in combinational logic circuits,which lead to degraded output signal and logic result errors,the design of buffer used memristor as a dominate devices,which had significantly improved the logic circuit results.The proposed buffer with a ternary data comparator,multiplier,subtractor and encoder was verified by LTspice,which output signal of the improved circuit was about 2 V at the high level and 0 at low level.The results provide new ideas in the future study of complex logic operations,large-scale memristor ternary and multiple-value circuits design.

关 键 词:忆阻器 三值逻辑 缓冲器 信号衰减 

分 类 号:TN79[电子电信—电路与系统]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象