检索规则说明:AND代表“并且”;OR代表“或者”;NOT代表“不包含”;(注意必须大写,运算符两边需空一格)
检 索 范 例 :范例一: (K=图书馆学 OR K=情报学) AND A=范并思 范例二:J=计算机应用与软件 AND (U=C++ OR U=Basic) NOT M=Visual
作 者:李荣健 张启岩 乔庐峰 王金旭 续欣 陈庆华 LI Rongjian;ZHANG Qiyan;QIAO Lufeng;WANG Jinxu;XU Xin;CHEN Qinghua(Army Engineering University of PLA,Nanjing Jiangsu 210001,China)
机构地区:[1]中国人民解放军陆军工程大学,江苏南京210001
出 处:《通信技术》2024年第6期587-592,共6页Communications Technology
摘 要:设计了一种将延迟容忍网络(Delay Tolerance Network,DTN)技术应用于自组织(Ad Hoc)网络的队列管理器(Queue Manager,QM)。该管理器由自由指针QM、多队列消息存储器、DDR3、输入接口状态机、重发接口状态机和输出接口状态机等模块组成,能根据用户需求区分不同业务流,并对指定数据进行基于完整消息的多次重传。具有结构简单、低时延、资源动态共享和便于数据管理的特性。分析了QM的具体结构和工作流程,并进行了仿真验证。QM基于Xilinx xc7z100ffg900-2 FPGA平台实现,采用ModelSim SE-64 10.6d进行仿真分析。结果表明,该队列管理器能满足延迟容忍网络中交换节点对消息管理的需求。A QM(Queue Manager)that applies DTN(Delay Tolerant Network)techniques to Ad Hoc networks is designed.The manager consists of modules such as free pointer QM,multi-queue message memory,DDR3,input interface state machine,retransmission interface state machine and output interface state machine,etc.It can distinguish different service flows according to user requirements and carry out multiple retransmissions of specified data based on complete messages.It is characterized by simple structure,low delay,dynamic resources sharing and easy data management.The specific structure and workflow of QM are analyzed and validated through simulation.QM is implemented on the Xilinx xc7z100ffg900-2 FPGA platform and is simulated and analyzed using ModelSim SE-6410.6d.The results demonstrate that the queue manager meets the message management needs of exchanging nodes in delay tolerant networks.
分 类 号:TP393[自动化与计算机技术—计算机应用技术]
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在链接到云南高校图书馆文献保障联盟下载...
云南高校图书馆联盟文献共享服务平台 版权所有©
您的IP:18.225.56.198