检索规则说明:AND代表“并且”;OR代表“或者”;NOT代表“不包含”;(注意必须大写,运算符两边需空一格)
检 索 范 例 :范例一: (K=图书馆学 OR K=情报学) AND A=范并思 范例二:J=计算机应用与软件 AND (U=C++ OR U=Basic) NOT M=Visual
作 者:周国飞 ZHOU Guofei(Chaorui Technology(Shanghai)Co.,Ltd.,Shanghai 200000)
出 处:《软件》2024年第5期169-171,共3页Software
摘 要:片上系统芯片(SoC)包含大量可通过系统总线配置的寄存器模块。在芯片设计流程中,需要人工设计寄存器模块功能,并形成可阅读的设计文档,再由硬件描述语言(Hardware Description Language)描述为实际数字电路,还需要有便于芯片仿真验证的寄存器模型以及基于C语言的嵌入式固件程序用于应用软件开发。本文提供一种基于Python脚本语言的芯片设计流程,将上述芯片设计流程串联起来,做到一次规格设计,自动化输出寄存器模块的不同设计描述,有效提高了SoC芯片设计效率。System on Chip(SoC) contains a large number of register modules that can be configured through the system bus.In the chip design process,it is necessary to manually design register module functions and form readable design documents,which are then described by Hardware Description Language as actual digital circuits.In addition,there is a need for register models that are convenient for chip simulation verification and embedded firmware programs based on C language for application software development.This article provides a chip design process based on Python scripting language,which connects the chip design process to achieve a single specification design and automate the different design descriptions of output register modules,effectively improving the efficiency of SoC chip design.
关 键 词:SOC芯片 寄存器设计 AMBA总线 APB接口 Python脚本
分 类 号:TP336[自动化与计算机技术—计算机系统结构]
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在链接到云南高校图书馆文献保障联盟下载...
云南高校图书馆联盟文献共享服务平台 版权所有©
您的IP:216.73.216.49