LEO-5G下行同步FPGA设计与实现  

Design and Implementation of FPGA for LEO-5G

在线阅读下载全文

作  者:汪文军 WANG Wenjun(Gongcheng Management Consulting Co.,Ltd.,Guangzhou Guangdong 510000,China)

机构地区:[1]公诚管理咨询有限公司,广东广州510000

出  处:《信息与电脑》2024年第11期144-146,共3页Information & Computer

摘  要:随着低地球轨道卫星通信系统和第五代移动通信技术的融合,全球高速、低延迟的通信服务成为可能。本文主要分析了现场可编程门阵列(Field-Programmable Gate Array,FPGA)在LEO-5G下行同步中的应用需求,提出了基于FPGA的LEO-5G下行同步方案,展示技术测试结果验证了所提方案的有效性,为LEO-5G通信系统的下行同步提供了可行的技术路径。With the integration of the low Earth orbit satellite communication system and the fifth generation of mobile communication technology,global high-speed,low-latency communication services are possible.This paper mainly analyzes the application requirements of Field Programmable gate array(FPGA)in LEO-5G downstream synchronization.And proposes the LEO-5G downlink synchronization scheme based on FPGA,which shows the technical test results to verify the effectiveness of the proposed scheme,and provides a feasible technical path for the downlink synchronization of LEO-5G communication system.

关 键 词:LEO-5G FPGA设计 技术分析 

分 类 号:TP391[自动化与计算机技术—计算机应用技术]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象