检索规则说明:AND代表“并且”;OR代表“或者”;NOT代表“不包含”;(注意必须大写,运算符两边需空一格)
检 索 范 例 :范例一: (K=图书馆学 OR K=情报学) AND A=范并思 范例二:J=计算机应用与软件 AND (U=C++ OR U=Basic) NOT M=Visual
作 者:周涛[1,2] 刘兴辉 尹飞飞[1] 左什[2] 李智 ZHOU Tao;LIU Xinghui;YIN Feifei;ZUO Shi;LI Zhi(School of Physics,Liaoning University,Shenyang 110036,China;Sensing Center of Institute of Microelectronics,Chinese Academy of Sciences,Beijing 100029,China)
机构地区:[1]辽宁大学物理学院,辽宁沈阳110036 [2]中国科学院微电子研究所感知中心,北京100029
出 处:《合肥工业大学学报(自然科学版)》2024年第9期1196-1201,共6页Journal of Hefei University of Technology:Natural Science
基 金:辽宁省自然科学基金资助项目(2021-MS-148)。
摘 要:文章基于TSMC 0.18μm CMOS工艺,设计一种适用于宽带宽下可快速锁定的电荷泵锁相环(charge pump phase-locked loop,CPPLL)。采用一种自适应快速锁定结构,比较参考信号与反馈信号的频率、相位,通过开启大电流与小电流快速锁定通路,对环路滤波器中的电容进行放电使得压控振荡器的控制电压降至锁定电平附近的方法,最大限度地减小锁定时间。通过SPECTRE仿真验证表明,在1.8 V供电电压下,输出频率为768 MHz时,锁定时间仅需1.5μs,缩短了78%,功耗为3.6 mW。Based on the TSMC 0.18μm CMOS technology,a charge pump phase-locked loop(CPPLL)suitable for fast locking in wide bandwidth is designed.An adaptive fast-lock structure is used to compare the frequency and phase of the reference signal with those of the feedback signal.By turning on the high current fast-lock and small current fast-lock paths,the capacitor in the loop filter is discharged so that the control voltage of the voltage controlled oscillator(VCO)drops near the lock level,thereby minimizing the locking time.SPECTRE simulation verifies that at 1.8 V supply voltage and 768 MHz output frequency,the locking time only needs 1.5μs,which reduces 78%,and the power consumption is 3.6 mW.
分 类 号:TN911.8[电子电信—通信与信息系统]
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在链接到云南高校图书馆文献保障联盟下载...
云南高校图书馆联盟文献共享服务平台 版权所有©
您的IP:216.73.216.26