基于FPGA的20GSPS高速数据采集与大容量存储设计  

在线阅读下载全文

作  者:张帅 

机构地区:[1]成都玖锦科技有限公司,四川成都610000

出  处:《电子元器件与信息技术》2024年第9期148-150,157,共4页Electronic Component and Information Technology

摘  要:随着现代电子通信技术的不断发展,信号频率变高,带宽范围和数据量越来越大,为了更好地捕获并分析高速模拟信号中的偶发事件,采集系统要求具有高采样率、大存储深度,实现对高速复杂多变的信号的采集分析。“高采样率+大容量”成为高速采集系统的重要发展方向。为应对这些需求,本文设计了一种基于ADC+FPGA+DDR3+CPU的架构,实现了实时采样率高达20GSPS、存储深度高达1Gpts的高速大容量数据采集系统。

关 键 词:高速数据采集 大容量存储 TIADC FPGA DDR3 

分 类 号:TP274.2[自动化与计算机技术—检测技术与自动化装置]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象