检索规则说明:AND代表“并且”;OR代表“或者”;NOT代表“不包含”;(注意必须大写,运算符两边需空一格)
检 索 范 例 :范例一: (K=图书馆学 OR K=情报学) AND A=范并思 范例二:J=计算机应用与软件 AND (U=C++ OR U=Basic) NOT M=Visual
作 者:胡洪 HU Hong(Southwest China Institute of Electronic Technology,Chengdu 610036,China)
机构地区:[1]中国电子科技集团第十研究所,四川成都610036
出 处:《电子设计工程》2024年第23期41-45,共5页Electronic Design Engineering
摘 要:针对高速采样系统不同采样频率下会产生不同的数据输入延时,提出了一种高速变采样系统输入延时自适应校准方法,该方法以现场可编程门阵列(FPGA)、高速模数转换器(ADC)和时钟芯片为平台设计核心,采用了高速ADC、时钟芯片与FPGA串行外围接口设计、采样频率动态设计、两级降速架构设计、主从时延校准算法等,实现了采样频率动态控制、并行采样支路数量可调和高速采样数据输入延时的动态校准,完成了高速ADC复杂调制信号无误采样的技术工程实践。Different data input delays will be generated for high-speed sampling systems at different sampling frequencies,a self-adaptive calibration method of input delay for high-speed sampling system of variable frequency is provided.The solution uses FPGA,high-speed ADC and clock chip as the core framework.Serial peripheral interface design between high-speed ADC,clock chip and FPGA,dynamic design of sampling frequency,design of two-stage speed down,master-slave input delay calibration algorithm and so on are adopted.It realized the dynamic control of sampling frequency,the adjustable number of parallel sampling branches and the dynamic calibration of high-speed sampling data input delay.It completed the technical engineering practice of error free sampling with high-speed ADC to sample complex modulated-signals.
关 键 词:高速变采样系统 高速ADC 现场可编程门阵列 时延参数
分 类 号:TN802[电子电信—信息与通信工程] TN911
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在链接到云南高校图书馆文献保障联盟下载...
云南高校图书馆联盟文献共享服务平台 版权所有©
您的IP:216.73.216.249