一种8点FFT算法的逻辑电路实现  被引量:2

Hardwire Logic Implementation of a 8-point FFT Algorithm

在线阅读下载全文

作  者:孙飞[1] 周宁[1] 孙亚楠[1] 郑南宁[1] 

机构地区:[1]西安交通大学人工智能与机器人研究所,西安710049

出  处:《微电子学与计算机》2002年第11期5-17,10,共14页Microelectronics & Computer

基  金:国家创新研究群体科学基金项目(60024301)

摘  要:文章讲述了一种8点FFT的verilogHDL设计实现,着重阐述了有符号的复数加/减法器的设计,并给出了整个系统仿真的结果,该设计可以在4个时钟内计算一个数据。最后该系统在Altera公司的FLEX10K的FPGA上成功地实现了综合,实验结果证明这种设计方法不但具有设计方法简单的优点,而且吞吐量可以达到2M/s的变换速度,已经完全能够满足目前一些系统的要求(如OFDM系统)。A reasonable logic structure for a8-point FFT processor is described and the simulating result is given in my paper and we expatiate stressly the signed complex adder /subtracter concept.The architecture can compute one transform sample every4clock cycles in average.And the design has been implemented in the FLEX10K family of FPGAs.The throughput is up to2M transform samples per second,and such performance makes the design rather attractive for use in some applications,such as OFDM systems.

关 键 词:8点FFT算法 逻辑电路 硬件描述语言 离散傅里叶变换 数字信号处理 

分 类 号:TN791[电子电信—电路与系统]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象