多处理器数据交互体系架构研究与实现  

在线阅读下载全文

作  者:边庆 田征戈 张炫 BIAN Qing;TIAN Zhengge;ZHANG Xuan

机构地区:[1]中国航空工业集团公司西安航空计算技术研究所,陕西西安710065

出  处:《信息技术与信息化》2025年第4期10-13,共4页Information Technology and Informatization

摘  要:随着应用场景对运算处理的要求愈发复杂,容错计算机在处理器性能层面持续迭代,为满足多样化的运算需求,不仅要配备多个处理器节点,各节点还需执行不同运算任务。于是,多处理器节点间高效的数据交互,便成为保障系统流畅运行的关键环节。基于此,文章提出了一种基于并行总线互连型架构、点到点全互连型架构的多处理器数据交互方法。主要介绍容错计算机系统总体设计,针对不同系统需求对两种体系架构分别进行研究、提出实现方法,实际测试数据表明,该系统性能稳定可靠。

关 键 词:多处理器 容错计算机 并行总线互连 点到点全互连 PCI总线 

分 类 号:TP302[自动化与计算机技术—计算机系统结构]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象