基于可编程器件的加法器结构研究  被引量:1

The Research on High-speed Adder Implement in Programmable Device

在线阅读下载全文

作  者:杨靓[1] 黄士坦[1] 

机构地区:[1]西安微电子技术研究所,西安710054

出  处:《计算机工程与应用》2002年第24期46-49,共4页Computer Engineering and Applications

基  金:部委重点预研项目资助课题(编号:417010202-5

摘  要:加法运算是数字信号处理最基本的运算,随着各种可编程逻辑器件在数字信号处理领域越来越多的应用,高速加法器在可编程器件上的研究应该得到人们的重视。文章根据VirtexTM-E器件的特点,分析了各种常用加法器结构在可编程器件上实现的可行性和将遇到的问题,给出了一种适于可编程器件的行波进位/跳跃进位加法器实现形式。Add operation is one of the most fundamental operations in digital signal processing.The research on high-speed adder implement in programmable device should be recognized as all kinds of programmable device applied to the area of digital signal processing.In this paper,based on the characteristic of Virtex TM -E device,it analyzes carefully the problem of each adder's implementation in programmable device.At last,the ripple carry adder /carry-skip adder suitable to programmable device is present.

关 键 词:可编程器件 加法器 FPGA Virtex^TM-E器件 行波进位加法器 数字信号处理 

分 类 号:TP332.31[自动化与计算机技术—计算机系统结构] TN9[自动化与计算机技术—计算机科学与技术]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象