基于CPLD和FIFO的多通道高速数据采集系统的研究  被引量:15

Study of High-Speed Multi-Channel Data Acquisition System Based on CPLD and FIFO

在线阅读下载全文

作  者:祁煜[1] 李启炎[1] 翁良科[1] 李维波[1] 

机构地区:[1]华中科技大学电气与电子工程学院,武汉430074

出  处:《电子工程师》2003年第2期44-47,共4页Electronic Engineer

摘  要:介绍了一种基于 CPLD(复杂可编程逻辑器件 )和 FIFO(先入先出存储器 )的多通道高速 A/ D数据采集系统的设计方法 ,并给出了这种数据采集方法的硬件原理电路和主要的软件设计思路。采用该设计方法所设计的数据采集系统不但可以实现高速采集多通道的数据 ,而且还可以扩展模拟量的输入通道数。The paper introduces the high-speed multi-channel data acquisition system based on CPLD (Complex Programmable Logic Device) and FIFO (First In First Out) techniques. The hardware principle and software design idea are presented respectively. The data acquisition system can not only acquire data from multiple channels, but also can extend the channels for sampling more data.

关 键 词:复杂可编程逻辑器件 先入先出存储器 多通道数据采集 FIFO CPLD 

分 类 号:TP274.2[自动化与计算机技术—检测技术与自动化装置]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象