FPGA内部时钟系统间的FIFO数据接口  被引量:3

FIFO Data Interface Between Clock Systems Inside FPGA

在线阅读下载全文

作  者:孙广彬[1] 许媛媛[1] 何金田[1] 赵书俊[1] 

机构地区:[1]郑州大学物理工程学院,郑州450052

出  处:《郑州大学学报(理学版)》2003年第2期38-41,共4页Journal of Zhengzhou University:Natural Science Edition

摘  要:在现场可编程逻辑芯片的设计过程中 ,不同模块之间的数据接口 ,尤其是不同时钟系统的各个模块之间的数据接口是系统设计的一个关键 .用异步FIFO模块来实现接口 ,接口双方都在自己时钟的同步下进行工作 ,它们之间不需要互相握手 ,只需跟接口FIFO模块进行交互就可以了 ,即向接口FIFO模块中写入数据或从FIFO模块中读出数据 .用这样一个缓冲FIFO模块实现FPGA内部不同时钟系统之间的数据接口 ,使设计变得非常简单和容易 .所用的FIFO接口是XILINX公司提供的IP核 ,经过充分测试和优化 ,系统运行稳定 。The interface of the different module, especially the interface between different clock systems is key in the digital logic system design.A simple method is used for the asynchronous FIFO. In this method the interface becomes very easy and also stable,and the two sides operate inside its own clock system. There is no need to shake hand with the other clock system. They just write data into the asynchronous FIFO and read data from the asynchronous FIFO. The FIFO is one of the IP CORE offered by XILINX Corporation. It is tested carefully and occupies small resource. It's worth to use.

关 键 词:现场可编程门阵列 FPGA 时钟系统 先进先出 FIFO模块 数据接口 系统设计 可编程逻辑芯片 

分 类 号:TN431.2[电子电信—微电子学与固体电子学]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象