高速数据采集系统中高速缓存与海量缓存的实现  被引量:17

The Implementation of A/D Cache and Bulk Memory in High-Speed Data Acquisition System

在线阅读下载全文

作  者:鲍晓宇[1] 施克仁[1] 洪玉萍[1] 张伟[1] 

机构地区:[1]清华大学机械系无损测实验室

出  处:《国外电子元器件》2003年第7期4-7,共4页International Electronic Elements

摘  要:探讨了高速数据采集系统中高速采样缓存的重要性和实现途径 ,阐述了基于ADSP -21065L的并行多通道数据采集板上高速采样缓存的设计与电路结构 ,给出了采用FPGA实现通道复用和采样数据预处理 ,从而构造16MB的SDRAM海量缓存以将高速缓存中的多批次采样数据经AD SPThe importance and implmentation of A/D cache and bulk memoryin high speed data acqucisition sysˉtemis discussed,and the design and circuit structure of high speed sample cache based on parallel multi-chanˉnel data acquisition of ADSP-21065L is given in this paper.Reusing channel and sample data pre-process to construct16MB SDRAMbulk cache is also introduced,and they can make high-speed sample data cache into SDRAMmemory through ADSP-21065L.

关 键 词:高速数据采集 高速缓存 海量缓存 ADSP-21065L FPGA SDRAM 

分 类 号:TP274.2[自动化与计算机技术—检测技术与自动化装置] TP333[自动化与计算机技术—控制科学与工程]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象