JPEG2000 EBCOT编码器的VLSI结构设计  被引量:1

VLSI Architecture of EBCOT Encoder for JPEG2000

在线阅读下载全文

作  者:刘雷波[1] 李德建[2] 孟鸿鹰[2] 张利[2] 王志华[2] 陈弘毅[1] 夏宇闻[3] 

机构地区:[1]清华大学微电子学研究所,北京100084 [2]清华大学电子工程系,北京100084 [3]北京航空航天大学电子工程系,北京100083

出  处:《北京邮电大学学报》2003年第4期61-65,共5页Journal of Beijing University of Posts and Telecommunications

摘  要:采用并行运算和动态内存控制DMC(dynamicmemorycontrol)的结构完成了EBCOT(em-beddedblockcodingwithoptimizedtruncation)编码器的VLSI设计.在保证编码速度的前提下,最大限度降低了片内存储器的访问频率,同时将片内小波系数缓存量减少了60%以上.在200MHz的工作主频下,每秒可以完成20帧分辨率为1024×1024×24比特图像的JPEG2000编码.该E-BCOT编码器已经作为单独的IP核应用于目前正在开发的JPEG2000图像编解码芯片中.Proposes a VLSI architecture of EBCOT, in which a Dynamic Memory Control (DMC) is adopted to reduce 60% scale of the on-chip wavelet coefficients storage. A parallel architecture is proposed to speed-up the coding process. This architecture can be used as a compact and efficient IP core for JPEG2000 VLSI implementation and various real-time image/video applications.

关 键 词:JPEG2000 EBCOT编码器 VLSI结构设计 动态内存控制 图像压缩 

分 类 号:TN762[电子电信—电路与系统] TN919.81

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象