一种基于查找表的FIR成型滤波实现装置  被引量:3

An implementation device for pulse shaping FIR filters based on Look-Up-Table

在线阅读下载全文

作  者:梁尧 周智勋[1] 何丽 

机构地区:[1]深圳市无线宽带信号传输与处理技术重点实验室,广东深圳518057 [2]哈尔滨工业大学电子与信息工程学院,黑龙江哈尔滨150006

出  处:《太赫兹科学与电子信息学报》2015年第1期101-105,共5页Journal of Terahertz Science and Electronic Information Technology

基  金:深圳市战略新兴产业发展专项资助项目(JCYJ20120619140254275)

摘  要:脉冲数字成型滤波器属于有限冲激响应(FIR)滤波器的一种,常规做法是通过传统的乘累加(MACs)方法来实现,即通过对输入信号与单位冲激响应进行线性卷积。但是,随着成型滤波器系数的增加,这种卷积运算势必会占用大量的MAC单元以及延迟单元,导致现场可编程门阵列(FPGA)硬件资源紧张,系统延迟增大,设备成本增加。本文联合了FIR成型滤波器群延时特征以及基带数字调制符号特性,提出了一种新的查找表(LUT)结构的FIR滤波方法,并且在FPGA上实现。软硬件仿真结果表明,这一方法无论从精确度和资源利用上都具有一定的优势。As a kind of Finite Impulse Response(FIR) filters, pulse shaping FIR filter is implemented by Multiply-Accumulates(MACs), which performs convolution between input signal and unit pulse respond. Nevertheless, the convolution will cost a lot of MACs as the coefficient of filters increases. This will cause the shortage of Field Programmable Gate Array(FPGA) MACs, increase the system delay and device cost. According to group delay of pulse shaping FIR filter and base band modulated symbol character, a new implementation method for Pulse Shaping FIR filters based on Look-Up-Table(LUT) of FPGA is proposed. The results of software and hardware simulation demonstrate the method is area-efficient without any accuracy loss.

关 键 词:FIR成型滤波器 查找表 现场可编程门阵列 

分 类 号:TN713[电子电信—电路与系统]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象