检索规则说明:AND代表“并且”;OR代表“或者”;NOT代表“不包含”;(注意必须大写,运算符两边需空一格)
检 索 范 例 :范例一: (K=图书馆学 OR K=情报学) AND A=范并思 范例二:J=计算机应用与软件 AND (U=C++ OR U=Basic) NOT M=Visual
机构地区:[1]湘潭大学物理与光电工程学院,湖南湘潭411105 [2]微光电与系统集成湖南省工程实验室,湖南湘潭411105
出 处:《太赫兹科学与电子信息学报》2015年第6期967-970,共4页Journal of Terahertz Science and Electronic Information Technology
基 金:国家科技重大专项基金资助项目(2011ZX05008-005-04-02);国家自然科学基金资助项目(61274043;61233010)
摘 要:针对目前直流转直流(DC-DC)变换器系统建模方法受限于实际电路的局限性,提出了一种新型的Cadence系统建模方法。利用Cadence工具及其理想元器件,建立脉宽调制(PWM)峰值电流型buck DC-DC的系统模型。为验证模型的性能,在旺宏0.5μm BCD工艺条件下,用电路结构替换理想模型,得到电路系统,并将其与系统模型的仿真结果进行对比。仿真结果表明,以该系统模型为指导设计的buck DC-DC芯片在340 k Hz工作频率下具有宽输出电压范围,并能提供2 A的大负载电流,从而验证了该设计方法的可行性。From the perspective of engineering practice, a new Cadence system modeling method is proposed considering the limitations of the Direct Current to Direct Current(DC-DC) system modeling methods in circuit application. A peak current-mode controlled DC-DC Pulse Width Modulation(PWM) buck converter system model is presented, which adopts ideal components in the Cadence platform to build model. A new circuit system is achieved by replacing the ideal system model with circuit construction in MXIC standard 0.5μm BCD process in order to verify the performance of the model. Compared with the circuit system, the buck DC-DC converter chip based on the system model has a wide output voltage range and a large load current of 2 A at 340 kHz operating frequency.
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在链接到云南高校图书馆文献保障联盟下载...
云南高校图书馆联盟文献共享服务平台 版权所有©
您的IP:216.73.216.49