检索规则说明:AND代表“并且”;OR代表“或者”;NOT代表“不包含”;(注意必须大写,运算符两边需空一格)
检 索 范 例 :范例一: (K=图书馆学 OR K=情报学) AND A=范并思 范例二:J=计算机应用与软件 AND (U=C++ OR U=Basic) NOT M=Visual
机构地区:[1]西北工业大学航空微电子中心,西安710072
出 处:《计算机工程与应用》2004年第4期10-12,28,共4页Computer Engineering and Applications
基 金:国家部委"十五"预研项目资助
摘 要:NPU1750A微处理器是西北工业大学航空微电子中心自主设计的基于MIL-STD-1750A标准的16位定、浮点微处理器。该处理器具有处理定点数据和浮点数据的功能,文章提出了一种新的浮点执行部件的设计方案,使其既能处理浮点运算,也能处理复杂的定点运算。在控制器设计中,为减少控制存储器的字长,该文提出了分页式微程序寻址的控制器设计思想。文章着重讨论了NPU1750A的数据通路和控制通路设计思想与设计实现,并就缩短关键路径,提高工作速度进行了讨论。该微处理器的设计采用SYNOPSYS工具,用VHDL语言描述、模拟和综合,并在ALTERA的FPGA上实现,规模约16万等效门,全部通过了原理样机验证。An embedded microprocessor generally need process fixed point and floating point data.NPU1750A is a hy-brid microprocessor based on MIL-STD-1750A.Traditionally,two executive units will be separately designed for each kind of data processing,which increases the scale and complicity of the whole processor.In this paper,a new method is presented to design a floating point unit of an embedded processor(EMF PU),which could process fixed point data as well as floating point one.Also the page-address micro-procedure controller is proposed and implemented.The data path and control path are discussed in detail.At last,the bottleneck of the whole circuit has been located and removed.The design is described in VHDL,synthesized with SYNOPSYS and verified by ALTERA FPGA.The simulation and verifica-tion result shows that the design is successful.
关 键 词:微处理器 体系结构 浮点执行部件 微程序 MIL-STD-1750A
分 类 号:TP332[自动化与计算机技术—计算机系统结构]
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在链接到云南高校图书馆文献保障联盟下载...
云南高校图书馆联盟文献共享服务平台 版权所有©
您的IP:216.73.216.117